瀏覽單個文章
ewingshih
*停權中*
 

加入日期: Jan 2002
文章: 171
引述:
快取的大小必須看設計的需求,有時大不一定會使效能快很多.....
這個有學過微處理器基礎的朋友應該都學過這個吧
~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~
這才是標準答案
AMD的副總裁自己說的
並不是不願意生產512K
實在是沒必要
因為以目前的K-7設計架構來說
加到512K效能並不會帶來多大的提升
再加上生產上的良率及成本考量
所以不考慮生產512K的K-7
但k-8是個全新架構的產品
可能會使用512K甚至更大

至於p-4因為管線設計的太深了
所以必需加大L2
才能充份發揮20條管線的工作效率
一昧加大快取
但命中率太低的話
所有的資料還是要再回存至L1
到時L1被塞爆
只會讓整體的效能往下降

所以要取L2的大小和命中率之間的平橫點
才是cpu設計的一門大學問
一般人不要太誤信L2大就是王道
這是錯誤的觀念
舊 2002-03-18, 10:27 PM #29
回應時引用此文章
ewingshih離線中