引用:
|
作者NT-MAN
阿共的AI公司自願降規(符合美國的禁令),要找台積電代工!
(不找中芯可以理解,但是三星也不要,有點挑剔喔!) (畢竟降規的AI晶片應該是7奈米左右或更低階的製程! 這個三星應該弄得出來合格的良率!)
|
去年美國的AI禁令(今年不知道這部分有沒有改)
https://udn.com/news/story/7333/7516954
假設要貼著上限4800 TOPS用三星7nm來設計產品,晶片面積可能太大良率會拉不起來
雖然拿GPU來類比純AI晶片有一點不論不類,但應該還是有參考價值
台積電特製5nm 4090(AD 102砍一小刀) 算力5200 TOPS左右 Die Size 609 mm²,密度125.3M / mm²
https://www.eettaiwan.com/20200115nt61-7nm-comparision/
預估三星7nm高性能方案的電晶體密度在77.01MTr/mm²
一樣的晶片從台積電5nm改成三星7nm,換算後Die Size 將近1000 mm²
就算扣掉20~30%純圖形處裡相關電路,Die Size 還有7~800 mm²
即便不管算力上限4800 TOPS還有晶片面積造成良率的問題
在算力密度的規則之下,或許可以學Intel
拿到台積電晶片之後回去搞自己的3D多晶片封裝,搞不好這也是突破算力禁令的方法(漏洞)
畢竟多顆晶片封裝在一起的延遲一定比好張卡串起來的延遲低
三星目前在這方面跟白紙差不多,找台積電來做蠻合理的