我想大家都知道位元寬度不夠,會造成L2 cache做很大,效能沒多大提升
但這跟做不做得出來是兩回事...
邏輯請想清楚,不要唐大混為一談,雖然我相信唐大比我專業
而且相信唐大也會覺得這不是一張簡圖可以形容的,因為唐大自己也說,時脈要算進去
做不做得出來-->基本上大家會歸咎於半導體製程落後,而不是核心設計的問題
做大cache效能沒增加 不等於 做不出來
這麼說好了:
128bit位元寬度不夠效能不彰,所以乾脆不增加-->10%
市場區隔-->10%
半導體製程落後-->80%
這三個原因造成了AMD決定L2 cache不能做大(512KB,而不做更大1MB)
但不能說128bit位元寬度是主因啊!這邏輯是不通的...